2原理圖設(shè)計(jì)中要注意的問(wèn)題
原理圖設(shè)計(jì)中要有“拿來(lái)主義”,現(xiàn)在的芯片廠家一般都可以提供參考設(shè)計(jì)的原理圖,所以要盡量的借助這些資源,在充分理解參考設(shè)計(jì)的基礎(chǔ)上,做一些自己的發(fā)揮。當(dāng)主要的芯片選定以后,最關(guān)鍵的外圍設(shè)計(jì)包括了電源,時(shí)鐘和芯片間的互連。
電源是保證硬件系統(tǒng)正常工作的基礎(chǔ),設(shè)計(jì)中要詳細(xì)的分析:系統(tǒng)能夠提供的電源輸入;單板需要產(chǎn)生的電源輸出;各個(gè)電源需要提供的電流大小;電源電路效率;各個(gè)電源能夠允許的波動(dòng)范圍;整個(gè)電源系統(tǒng)需要的上電順序等等。比如A項(xiàng)目中的網(wǎng)絡(luò)處理器需要1.25V作為核心電壓,要求精度在+5%--3%之間,電流需要12A左右,根據(jù)這些要求,設(shè)計(jì)中采用5V的電源輸入,利用Linear的開(kāi)關(guān)電源控制器和IR的MOSFET搭建了合適的電源供應(yīng)電路,精度要求決定了輸出電容的ESR選擇,并且為防止電流過(guò)大造成的電壓跌落,加入了遠(yuǎn)端反饋的功能。
時(shí)鐘電路的實(shí)現(xiàn)要考慮到目標(biāo)電路的抖動(dòng)等要求,A項(xiàng)目中用到了GE的PHY器件,剛開(kāi)始的時(shí)候使用一個(gè)內(nèi)部帶鎖相環(huán)的零延時(shí)時(shí)鐘分配芯片提供100MHz時(shí)鐘,結(jié)果GE鏈路上出現(xiàn)了丟包,后來(lái)?yè)Q成簡(jiǎn)單的時(shí)鐘Buffer器件就解決了丟包問(wèn)題,分析起來(lái)就是內(nèi)部的鎖相環(huán)引入了抖動(dòng)。
芯片之間的互連要保證數(shù)據(jù)的無(wú)誤傳輸,在這方面,高速的差分信號(hào)線具有速率高,好布線,信號(hào)完整性好等特點(diǎn),A項(xiàng)目中的多芯片間互連均采用了高速差分信號(hào)線,在調(diào)試和測(cè)試中沒(méi)有出現(xiàn)問(wèn)題。
3PCB設(shè)計(jì)中要注意的問(wèn)題
PCB設(shè)計(jì)中要做到目的明確,對(duì)于重要的信號(hào)線要非常嚴(yán)格的要求布線的長(zhǎng)度和處理地環(huán)路,而對(duì)于低速和不重要的信號(hào)線就可以放在稍低的布線優(yōu)先級(jí)上。重要的部分包括:電源的分割;內(nèi)存的時(shí)鐘線,控制線和數(shù)據(jù)線的長(zhǎng)度要求;高速差分線的布線等等。
A項(xiàng)目中使用內(nèi)存芯片實(shí)現(xiàn)了1G大小的DDRmemory,針對(duì)這個(gè)部分的布線是非常關(guān)鍵的,要考慮到控制線和地址線的拓?fù)浞植,?shù)據(jù)線和時(shí)鐘線的長(zhǎng)度差別控制等方面,在實(shí)現(xiàn)的過(guò)程中,根據(jù)芯片的數(shù)據(jù)手冊(cè)和實(shí)際的工作頻率可以得出具體的布線規(guī)則要求,比如同一組內(nèi)的數(shù)據(jù)線長(zhǎng)度相差不能超過(guò)多少個(gè)mil,每個(gè)通路之間的長(zhǎng)度相差不能超過(guò)多少個(gè)mil等等。當(dāng)這些要求確定后就可以明確要求PCB設(shè)計(jì)人員來(lái)實(shí)現(xiàn)了,如果設(shè)計(jì)中所有的重要布線要求都明確了,可以轉(zhuǎn)換成整體的布線約束,利用CAD中的自動(dòng)布線工具軟件來(lái)實(shí)現(xiàn)PCB設(shè)計(jì),這也是在高速PCB設(shè)計(jì)中的一個(gè)發(fā)展趨勢(shì)。
4檢查和調(diào)試
當(dāng)準(zhǔn)備調(diào)試一塊板的時(shí)候,一定要先認(rèn)真的做好目視檢查,檢查在焊接的過(guò)程中是否有可見(jiàn)的短路和管腳搭錫等故障,檢查是否有元器件型號(hào)放置錯(cuò)誤,第一腳放置錯(cuò)誤,漏裝配等問(wèn)題,然后用萬(wàn)用表測(cè)量各個(gè)電源到地的電阻,以檢查是否有短路,這個(gè)好習(xí)慣可以避免貿(mào)然上電后損壞單板。調(diào)試的過(guò)程中要有平和的心態(tài),遇見(jiàn)問(wèn)題是非常正常的,要做的就是多做比較和分析,逐步的排除可能的原因,要堅(jiān)信“凡事都是有辦法解決的”和“問(wèn)題出現(xiàn)一定有它的原因”,這樣最后一定能調(diào)試成功。
5一些總結(jié)的話
現(xiàn)在從技術(shù)的角度來(lái)說(shuō),每個(gè)設(shè)計(jì)最終都可以做出來(lái),但是一個(gè)項(xiàng)目的成功與否,不僅僅取決于技術(shù)上的實(shí)現(xiàn),還與完成的時(shí)間,產(chǎn)品的質(zhì)量,團(tuán)隊(duì)的配合密切相關(guān),所以良好的團(tuán)隊(duì)協(xié)作,透明坦誠(chéng)的項(xiàng)目溝通,精細(xì)周密的研發(fā)安排,充裕的物料和人員安排,這樣才能保證一個(gè)項(xiàng)目的成功。
一個(gè)好的硬件工程師實(shí)際上就是一個(gè)項(xiàng)目經(jīng)理,他/她需要從外界交流獲取對(duì)自己設(shè)計(jì)的需求,然后匯總,分析成具體的硬件實(shí)現(xiàn)。還要跟眾多的芯片和方案供應(yīng)商聯(lián)系,從中挑選出合適的方案,當(dāng)原理圖完成后,他/她要組織同事來(lái)進(jìn)行配合評(píng)審和檢查,還要和CAD工程師一起工作來(lái)完成PCB的設(shè)計(jì)。與此同時(shí),還要準(zhǔn)備好BOM清單,開(kāi)始采購(gòu)和準(zhǔn)備物料,聯(lián)系加工廠家完成板的貼裝。在調(diào)試的過(guò)程中他/她要組織好軟件工程師來(lái)一起攻關(guān)調(diào)試,配合測(cè)試工程師一起解決測(cè)試中發(fā)現(xiàn)的問(wèn)題,等到產(chǎn)品推出到現(xiàn)場(chǎng),如果出現(xiàn)問(wèn)題,還需要做到及時(shí)的支持。所以做一個(gè)硬件設(shè)計(jì)人員要鍛煉出良好的溝通能力,面對(duì)壓力的調(diào)節(jié)能力,同一時(shí)間處理多個(gè)事務(wù)的協(xié)調(diào)和決斷能力和良好平和的心態(tài)等等。
還有細(xì)心和認(rèn)真,因?yàn)橛布O(shè)計(jì)上的一個(gè)小疏忽往往就會(huì)造成非常大的經(jīng)濟(jì)損失,比如以前碰到一塊板在PCB設(shè)計(jì)完備出制造文件的時(shí)候誤操作造成了電源層和地層連在了一起,PCB板制造完畢后又沒(méi)有檢查直接上生產(chǎn)線貼裝,到測(cè)試的時(shí)候才發(fā)現(xiàn)短路問(wèn)題,但是元器件已經(jīng)都焊接到板上了,結(jié)果造成了幾十萬(wàn)的損失。所以細(xì)心和認(rèn)真的檢查,負(fù)責(zé)任的測(cè)試,不懈的學(xué)習(xí)和積累,才能使得一個(gè)硬件設(shè)計(jì)人員持續(xù)不斷的進(jìn)步,而后術(shù)業(yè)有所小成。